Tài liệu, luận văn, đồ án, tiểu luận, đề tài về Công Nghệ - Môi Trường
(Bản scan) Chương này sẽ đề cập đến các khái niệm cơ sở của phân tích thành phần độc lập (Independent Component Analysis - ICA), phát biểu bài toán coctail - party và xây dựng mô hình cơ sở của bài toán này. Bên cạnh đó là các điều kiện mà mô hình cần tuân theo cũng như tính chính xác của nó.
24 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1774 | Lượt tải: 0
(Bản scan) Việc thử nghiệm mô hình ICA với nhiều nguồn tín hiệu và nhất là tín hiệu âm thanh, đòi hỏi thực hiện với tín hiệu nhân tạo. Cụ thể là lấy tín hiệu âm thực chập với đáp ứng xung biết trước của một căn phòng. Lý do bởi số đầu thu giới hạn và khó mở rộng mạng thu âm. Ngoài ra có hai yếu tố quan trọng đối với thử nghiệm nhân tạo.
15 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1497 | Lượt tải: 0
(Bản scan) Thiết lập cấu hình đo cho máy đo Chuẩn hóa phép đo truyền đạt jitter cho máy đo (Jitter transfer calibration) - 02 dây đo (phát / thu cùng các đầu nối) kết nối từ máy đo đến NE sẽ đấu vòng nhau để thực hiện quá trình chuẩn hóa đo truyền đạt jitter. Đôi dây này sau quá trình chuẩn hóa sẽ không được thay dây khác trong suốt quá trình đo.
25 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1602 | Lượt tải: 0
(Bản scan) Dựa vào các qui trình đo jitter và wander đề ra trong chương 7 và các tiêu chuẩn jitter và wander nêu trong chương 6, nhóm thực hiện đề tài đã tiến hành đo đánh giá jitter và wander trên các tuyến truyền dẫn do trung tâm viễn thông khu vực II quản lý như sau:
16 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1266 | Lượt tải: 0
(Bản scan) Theo khuyến nghị 0.171 ITU, máy đo jitter có thể là kiểu vòng khóa pha (PPL) như trình bày trong hình 7.1, ở đây jitter đo được tỉ lệ với tín hiệu sai pha trong PPL. Bộ dao động nội trong bộ dao động điều thế (VCO) - một phần của PLL - có thể được định thời từ một nguồn đồng hồ chuẩn bên ngoài hoặc từ tín hiệu đồng hồ được kiểm tra.
37 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1817 | Lượt tải: 0
(Bản scan) Với các thiết bị số riêng rẽ, có thể chỉ ra đặc tính của jitter theo ba cách: Dung sai của Jitter và wander của các cổng vào số. Bảng 6.1 xác định các giới hạn này đươc sử dụng để đảm bảo là trong các điều kiện xấu nhất,
18 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1317 | Lượt tải: 0
(Bản scan) Trong một mạng truyền dẫn số, luôn có nhiều loại thiết bị tách/ghép kênh và thiết bị đường dây được kết nối với nhau. Jitter và wander do các nguồn sinh ra và đặc tính truyền đạt của chúng trong mỗi thiết bị có xu hướng tích lũy. Khi jitter và wander tích lũy quá nhiều, chúng có thể ảnh hưởng nghiêm trọng lên cả tín hiệu số tạo ra lỗi b...
18 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1315 | Lượt tải: 0
(Bản scan) Như đã biết, jitter làm cho thời điểm tái tạo tín hiệu số (thời điểm lấy mẫu tín hiệu) bị lệch đi so với thời điểm lý tưởng của chúng khi độ lệch này vượt quá dung sai cho phép thì lỗi bit xảy ra. Tín hiệu số qua kênh truyền dẫn thường bị méo do giao thoa. Nếu đồng hồ lấy mẫu không có jitter thì việc lấy mẫu được thực hiện đúng ở thời ...
10 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1663 | Lượt tải: 0
(Bản scan) Giả sử nguyên tắc tái tạo đồng hồ dựa trên mạch cộng hưởng với hệ số phẩm chất Q như trong hình 2.8, phổ tín hiệu ngõ vào khung cộng hưởng chứa một vạch phổ mạch tại tần số đồng hồ f0. Tần số cộng hưởng của khung dao động f1 được điều chỉnh đến giá trị f0 mong muốn nói trên.
10 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1337 | Lượt tải: 0
(Bản scan) Jitter này có biên độ và tần số tương đối thấp tức là wander, nó xuất hiện do các nguyên nhân sau: Tạp âm pha trong các mạch dao động làm đồng hồ trong toàn hệ thống cũng như trong các mạch logic do sự không hoàn thiện của các linh kiện mạch.
24 trang | Chia sẻ: vietpd | Ngày: 17/10/2013 | Lượt xem: 1383 | Lượt tải: 0